威盛笔试(Asic)
12-17 16:01:18
来源:http://www.qz26.com 笔试题目 阅读:8734次
导读:2003 Asic部分1.一个四级的Mux,其中第二级信号为关键信号,如何改善timing?2.一个状态机的题目用Verilog实现。3.Asic中的design flow的实现。4.用逻辑门画出D触发器。5.给出某个一般时序电路的图,有Tsetup,Tdelay,Tck?q还有clock的delay,写出决定最大时钟的因素,同时给出表达式。 6.用C语言实现统计某个cell在某.v文件调用的次数。7.Cache的主要部分。
威盛笔试(Asic),标签:银行笔试题目,企业笔试题目,http://www.qz26.com
2003 Asic部分
1.一个四级的Mux,其中第二级信号为关键信号,如何改善timing?
2.一个状态机的题目用Verilog实现。
3.Asic中的design flow的实现。
4.用逻辑门画出D触发器。
5.给出某个一般时序电路的图,有Tsetup,Tdelay,Tck?q还有clock的delay,写出决定最大时钟的因素,同时给出表达式。 6.用C语言实现统计某个cell在某.v文件调用的次数。
7.Cache的主要部分。
Tag:笔试题目,银行笔试题目,企业笔试题目,求职笔试面试 - 笔试题目
下一条:威盛笔试归来(系统结构工程师)